Zegar w FPGA

W

w

Guest
cześć
im przy Xilinx Spartan 3 FPGA do mojego wniosku i potrzebę uzyskania 1000MHz zegar może to FPGA wsparcia, czy nie?
a także powiedzieć, że jak zdecydujemy tha t FPGA jest praca dla tego zegara.
co specyfikacji musimy zobaczyć /
dziękuję

 
cześć
jedno mi sugession o co FPGA, że wsparcie 1 Gbps szybkości transmisji danych, jak i przeszukane Xilinx stronie internetowej, ale im mylić z różnych rodzin i tam im dostawanie samym arkuszu danych znowu i znowu jednym powiedz mi FPGA numerów spełnia moje spec że 1 Gb
/ ang zegar także
dziękuję

 
cześć,
NIE MOŻESZ osiągnięcia częstotliwości zegara 1 GHz z wszelkich dostępnych FPGA!Jeśli potrzebujesz 1 Gb
/ s prędkość transmisji danych należy wysłać swoje dane w sposób równoległy.Na przykład, 10-bitowym autobus pracy na 100 MHz.

 
Czy możliwe jest generowanie 500MHz zegar wewnętrzny w Vertex 4, przy użyciu DCM, gdzie wejście jest częstotliwość zegara 50MHz?Próbowałem sam, ale DCM nie pozwala więcej niż 350MHz wyjście zegara.Jak mogę to osiągnąć?Czy są jakieś inne metody podkręcanie?

Co to jest taktowanie strategię wdrażania Wysokowydajna magistrala PCI-E lub inne szyna szybkich połączeń w Vertex 4?Vertex 4, transreceivers RocketIO który może obsługiwać upto 1 Gb
/ s prędkość transmisji danych.Czy te działa na 1GHz zegarem?

Jestem trochę mylić o wysokiej częstotliwości taktowania wierzchołka 4!

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Płaczący lub bardzo smutny" border="0" />
 
Jeśli chcesz 1Gbps dane szeregowe, być może trzeba będzie użyć Rocket-IO SerDes obecne w urządzeniach Virtex rodziny.Z istniejących serii Spartan, nie będą mogli schieve kursy Gbps.

 

Welcome to EDABoard.com

Sponsor

Back
Top