Xilinx ISE 10,1 mapę raport

X

xman52

Guest
Witaj

Proszę przejść do niniejszego raportu.

.

Jest to podsumowanie projektu overwie mój projekt i usunął BLOCK SEKCJA 5.Czy ktoś może mi pomóc w jaki sposób tego uniknąć!Albo jaki jest problem w moim kodzie?Jak uniknąć tis optymalizacji.To jest raport ....Publikacja 10,1 Mapa K.31 (NT)
Xilinx mapujące pliku raportu dla projektu "DataPath"

Design Information
------------------
Wiersz poleceń: map-ISE "D: / student / SHK / edited pojedynczy / new_power / new_power.ise"
-intstyle ISE-p xc3s500e-pq208-5-cm obszaru PR off-K 4-c 100-o
datapath_map.ncd datapath.ngd datapath.pcf
Urządzenie docelowe: xc3s500e
Docelowe Opakowanie: pq208
Prędkość docelowa: -5
Mapper Version: spartan3e - $ Revision: 1.46 $
Mapowany Data: środa lipca 22
22:20:41 2009

Design Podsumowanie
--------------
Liczba błędów: 0
Liczba ostrzeżeń: 0
Logika Utilization:
Liczba Slice Flip Flops: 2.438 z 9.312 26%
Liczba 4 wejścia Luts: 2.344 z 9.312 25%
Logika Dystrybucja:
Liczba zajmowanych Slices: 2.307 z 4.656 49%
Liczba Plastry zawierające tylko związane z logiką: 2.307 z 2.307 100%
Liczba Plastry zawierające niepowiązanych logiki: 0 z 2.307 0%
* Patrz uwagi poniżej wyjaśnienie skutków niepowiązanych logiki.
Całkowita liczba 4 wejścia Luts: 2.406 z 9.312 25%
Liczba użytych jako logiki:
2344Liczba wykorzystywanych jako drogi-thru: 62
Liczba bonded IOBs: 66 z 158 41%
Liczba BUFGMUXs: 1 na 24 4%

Maksymalne użycie pamięci: 168 MB
Ogółem w czasie rzeczywistym do MAP zakończenia: 7 sekund
Razem czasu procesora do MAP zakończenia: 6 sekund

UWAGI:

Podobne logiki jest definiowana jako logiczne, że akcja połączenia -
np. dwa
Luts są "podobne", jeśli mają wspólne nakłady.Przy montażu plastry,
Mapa daje pierwszeństwo łączyć logiki, że jest związany.W ten sposób wyniki
najlepszy czas wykonania.

Niepowiązani logiki akcji nie łączność.Mapa tylko rozpocząć pakowanie
niepowiązanych logiki w plasterka raz 99% w plastry są zajmowane przez
logicznych związanych z pakowaniem.

Należy pamiętać, że raz logiki dystrybucji osiągnie poziom 99% poprzez powiązane
Logika opakowania, to nie znaczy, że urządzenie jest w pełni wykorzystywane.
Niepowiązani logiki następnie rozpocząć pakowanie, aż wszystkie nadające Luts
i FFS są zajmowane.W zależności od Twojego budżetu rozrządu, podwyższony poziom
niepowiązanych logiki pakowania mogą niekorzystnie wpłynąć na ogólny czas wykonania
Twojego projektu.

Spis treści
-----------------
Sekcja 1 - Błędy
Sekcja 2 - Ostrzeżenia
Sekcja 3 - Informacyjne
Sekcja 4 - Usuniete logiczne Podsumowanie
Sekcja 5 - Usuniete Logic
Sekcja 6 - IOB Właściwości
Sekcja 7 - RPM
Sekcja 8 - Przewodnik Sprawozdanie
Sekcja 9 - Powierzchnia grupy partycji i Podsumowanie
§ 10 - modułowa Podsumowanie
§ 11 - Sprawozdanie Timing
Sekcja 12 - Konfiguracja String Informacje
§ 13 - Kontrola Ustaw Informacje
§ 14 - Wykorzystanie przez Hierarchia

Sekcja 1 - Błędy
------------------

Sekcja 2 - Ostrzeżenia
--------------------

Sekcja 3 - Informacyjne
-------------------------
INFO: MapLib: 562 - nr zmienne środowiskowe są aktualnie ustawiony.
INFO: LIT: 244 - wszystkie w jednym zakończony wyjścia w tej konstrukcji są przy użyciu zabił
stawki wyjściowe ograniczone kierowców.Opóźnienie prędkości krytycznej jednym zakończony wyjścia
może być znacznie zmniejszone poprzez wyznaczenie ich tak szybko wyjść.

Sekcja 4 - Usuniete logiczne Podsumowanie
---------------------------------
Blok 2 (y) zoptymalizowane dala

Sekcja 5 - Usuniete Logic
-------------------------

Optymalizowane Block (s):
TYP BLOCK
GND XST_GND
VCC XST_VCC

Aby umożliwić drukowanie zbędnych bloków usunięte i sygnałów połączone ustaw
szczegółową mapę opcja raportu i ponownie mapie.

Sekcja 6 - IOB Właściwości
--------------------------

------------------------------------------------- -------------------------------------------------- -------------------------------------
| IOB Nazwa | Rodzaj | Dyrekcja | IO Standard | Drive | SLEW | Reg (y) | Opornik | IOB |
| | | | | Siła | Stawka | | | Opóźnienie |
------------------------------------------------- -------------------------------------------------- -------------------------------------
| CLK | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| I_rst | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <0> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <1> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <2> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <3> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <4> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <5> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <6> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <7> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <8> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <9> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <10> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <11> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <12> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <13> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <14> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <15> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <16> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <17> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <18> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <19> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <20> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <21> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <22> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <23> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <24> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <25> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <26> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <27> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <28> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <29> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <30> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <31> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| R_out_A <0> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <1> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <2> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <3> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <4> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <5> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <6> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <7> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <8> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <9> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <10> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <11> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <12> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <13> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <14> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <15> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <16> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <17> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <18> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <19> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <20> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <21> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <22> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <23> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <24> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <25> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <26> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <27> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <28> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <29> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <30> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
| R_out_A <31> | IOB | OUTPUT | LVCMOS25 | 12 | SLOW | | | 0 / 0 |
------------------------------------------------- -------------------------------------------------- -------------------------------------

Sekcja 7 - RPM
----------------

Sekcja 8 - Przewodnik Sprawozdanie
------------------------
Przewodnik nie może być eksploatowany na tej konstrukcji.

Sekcja 9 - Powierzchnia grupy partycji i Podsumowanie
--------------------------------------------

Partycja Stan realizacji
-------------------------------

Nie znaleziono partycji w ten projekt.

-------------------------------

Powierzchnia Group Information
----------------------

Nr obszarze grupy znaleziono w tej konstrukcji.

----------------------

§ 10 - modułowa Podsumowanie
-----------------------------------
Modułowa budowa nie były wykorzystywane do tego projektu.

§ 11 - Sprawozdanie Timing
--------------------------
Projekt nie został uruchomiony przy użyciu harmonogramu Tryb.

Sekcja 12 - Konfiguracja String Szczegóły
-----------------------------------------
Użyj "szczegółowości" mapę opcją wydruku Konfiguracja Strings

§ 13 - Kontrola Ustaw Informacje
------------------------------------
Brak kontroli zestaw informacji dla tej architektury.

§ 14 - Wykorzystanie przez Hierarchia
-------------------------------------
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------
| Moduł | Partition | Plasterki | Slice Reg | Luts | LUTRAM | Bram | MULT18X18 | BUFG | DCM | Pełna Hierarchical |
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------
| DataPath / | | 63/2371 | 0 / 2438 | 64/2406 | 0 / 0 | 0 / 0 | 0 / 0 | 1 / 1 | 0 / 0 | DataPath |
| Al | | 200/200 | 112/112 | 340/340 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / al |
| D | | 832/832 | 1065/1065 | 648/648 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / d |
| I | | 187/187 | 98/98 | 281/281 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / I |
| R | | 1089/1089 | 1163/1163 | 1073/1073 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / r |
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------

* Plastry mogą być pakowane z podstawowych elementów, z wielu hierarchii.
W związku z tym część będą liczone w każdym module hierarchicznej
że każdy z jego podstawowych elementów zapakowany należą.
** W każdej kolumnie znajdują się dwie liczby zgłoszonych <a> /.
<a> Jest szereg elementów, które należą do tego konkretnego modułu hierarchiczną.
to całkowita liczba elementów z tego modułu hierarchiczne oraz wszelkie niższym poziomie
hierarchicznej modułów poniżej.
*** W LUTRAM kolumnie liczy wszystkich Luts używany jako pamięć tym RAM, ROM, a zmiany rejestrów.

Proszę mi pomóc!Jak pozbyć optymalizacji zrobić poprzez usunięcie dwa bloki mojego projektowania .. jest to potrzebne dla mnie podczas analizowania moc!?

Prosimy o pomoc ...

 

Welcome to EDABoard.com

Sponsor

Back
Top