Wired Zachowanie Obecny Lustro w dwóch etapie OP-AMP

W

wesspower

Guest
Analogowy IC pomocnicze:

Niedawno projekt OP-AMP, i dostałem bardzo duży problem z aktualnymi lustro w OP-circuit AMP.Proszę pobrać obwodu (czyli zajęcia), w białe pole, które jest proste obecnego lustra dostawca prądu dla różnych AMP (1 etap).

Moim problemem jest to, że mogę ustawić 40u w i1, ze względu na M10 i M5 ma taką samą szerokość i długość.I2 należy 40u oraz teoria obecnych lustro, ale w mojej symulacji, i2 rzeczywiście jest 900u.Jak to się stało, że do obiegu?

Proszę mi pomóc z wiedzy

Thank you guys.

Model pliku używać podczas symulacji
Symulator lang = przyprawy
. NMOS NMOS model
Poziom = 1 VTO = 1 kp = 16U gamma = 1,3 lambda = 0,01
Phi = 0,7 pb = 0,80 MJ = 0,5 mjsw = 0,3 cgbo = 200P cgso = 350p cgdo = 350p
Cj = 300U cjsw = 500p ld = 0.8u tox = 80n

. PMO PMO model
Poziom = 1 VTO =- 1 kp = 8U gamma = 0,6 lambda = 0,02
Phi = 0,6 pb = 0,50 MJ = 0,5 mjsw = 0,25 cgbo = 200P cgso = 350p cgdo = 350p
Cj = 150u cjsw = 400p ld = 0.8u tox = 80n

 
Czy u proszę potwierdzić W i L:
Jpg pokazuje,
I1 w branży = 2 l = 7
I2 oddziału pokazuje, W = 7 i L = 2
Proszę mnie poprawić jeśli się mylę

 

Welcome to EDABoard.com

Sponsor

Back
Top