Some Queries

P

pravi

Guest
1.why mamy wolą bramę NAND w naszym Desing .. czy to ze względu na moc i obszaru lub czynników anyother.

2.Jeżeli możemy zastąpić zatrzask umożliwia sygnału wat zegar będzie różnica

3, jak zatrzask zajmuje mniej energii i FF ma więcej władzy?

 
Bramki NAND ma mniejsze opóźnienia propagacji w porównaniu do NOR brama, jak w NOR gate, pojemność dyfuzji i pojemności bramę, oba są wyższe.

 
1st-Bcos rozpraszania energii i opóźnienia mniej.
2nd.Zegar jest typu umożliwiają sygnału zatrzask, jeśli nadal uważa, zależy od wejścia (input jest taki sam jak w poprzednim przypadku).
3rd.Strata mocy zależy od przełączania działalności zegar, może to być przyczyną.

 
Witaj

1). Bramki NAND są wykorzystywane przede wszystkim w zakresie projektowania, ponieważ jest budulcem wszystkich bramek logicznych.Można zbudować OR, AND, NOT, XOR itd. bramy z NAND.Możesz też budować podstawowego zestawu - RESET zatrzask, w którym wszystkie flip flops, statyczne komórek pamięci są oparte.Z pewnością jej pochodnych funkcji jest ogromna.Nic dziwnego, NAND ma 74XX00 numer.

2). Jeśli zamiast zatrzasku Włącz line (zakładam, to zatrzasku lub D flip flop) z zegarem, nie można posiadać aktualne dane!można po prostu przytrzymaj danych i wyłączać.

3). Flipflops zwykle zużywa więcej energii niż zasuwy, ponieważ zawierają więcej bramek niż zatrzaski.Dzieje się tak dlatego Flipflop ma dekodera na jego wejście do scharakteryzowania Flipflop.Na przykład: D - i JK flip flop Flipflop mają ustawić sam - badanie komórek, ale różnią się dekodery na swoje wejście.

 
hi neoaspilet11,
Flipflop ma dekodera, proszę mnie jakie są tego decoderWhat istnieje fizyczny obwód składać.

 
neoaspilet11 napisał:

Witaj1). Bramki NAND są wykorzystywane przede wszystkim w zakresie projektowania, ponieważ jest budulcem wszystkich bramek logicznych.
Można zbudować OR, AND, NOT, XOR itd. bramy z NAND.
Możesz też budować podstawowego zestawu - RESET zatrzask, w którym wszystkie flip flops, statyczne komórek pamięci są oparte.
Z pewnością jej pochodnych funkcji jest ogromna.
Nic dziwnego, NAND ma 74XX00 numer.
 
Hello Anjali,

Nie ma nic złego, jeśli łączysz zegar umożliwiają wejście na swój zatrzask.Co miałem na myśli na mój poprzedni post jest to, że użytkownik nie ma kontroli, gdy pobierał zablokowane (lub przechowywanych danych), ponieważ jest on otwarty, a następnie okresowo zamknięte.Jeśli zegar jest podłączony do ENABLE linii zatrzask, jesteśmy pokonanie głównych funkcji zatrzask i że jest do przechowywania danych i weźmie ją, gdy chcemy.<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />Dzięki

 
Dlaczego ani nie ma mniejszą moc i lepsze opóźnienia propagacji?

dwa wejścia NAND i NOR zarówno cztery tranzystory, dlaczego jest jakaś różnica w ich pojemności?

Myślę, że ani nie ma lepszego tphl, ale tplh jest dłuższy w porównaniu do NAND?

Thanks & best regards

 
Bramki NAND równego Rise & Fall Times.

NOR bramy mają wolny czas Rise and Fater czasu objętego

Z punktu widzenia ASIC, NAND korzysta uwzględnieniem praktycznych probelms na poziomie FAB.

 
Z punktu widzenia ASIC, NAND korzysta uwzględnieniem praktycznych probelms na poziomie FAB.

hi silencer3, może u give me some szczegóły lub przykład? nie jest uesd szeroko tylko dlatego, że szybciej objętych czasu?

Thanks & best regards

 

Welcome to EDABoard.com

Sponsor

Back
Top