Pytanie Smartmodel zakresie projektowania z wykorzystaniem xinlinx isev4

Z

zhoury

Guest
Czy ktoś ma doświadczenie w symulacji za pomocą smartmodel i projektowania za pomocą xinlinx isev4. Chcę zbudować poziomie zarządu środowiska symulator na tych dwóch narzędzi. Muszę przy smartmodel w 386 model i FPGA zaprojektowane przy użyciu xinlinx. Jak można to zrobić?
 
i nigdy go nie użyłem, ale z tego co czytałem dawno temu w Synopsys docs, musisz złożyć w odpowiednim środowisku symulacji 386 BFM (autobus funkcjonalny model) i Xilinx VHDL. Następnie należy napisać cyklu symulacji dla 386 i niech silnik symulacji jego wykonania i patrzeć, jak Twój FPGA reagować.
 
Kto wie, jak dostać autobusem Smart USB model kodu symulacji? Muszę użyć testbench do symulacji projektu USB. Proszę mi pomóc! Dzięki z góry!
 

Welcome to EDABoard.com

Sponsor

Back
Top