pytanie o Fractional-N PLL Test

B

bigworm

Guest
Hi guys,
Spotkałem się z kilkoma problemami, kiedy badany ułamkową-N PLL.
Kiedyś 3-wire bus, aby napisać nieco kontroli w IC PLL.
Zdałem stosunek podziału dla PLL z 3order mash-delta modulator sigma w formacie: n całkowite i 24bit dla frakcji.
gdy tylko N ustalono, PLL może zablokować na kilka częstotliwości i wskazanie blokada została zablokowana 3.3V, co oznaczało, PLL zablokowana.
ale mój problem jest wtedy, gdy 24bit zostały ustalone PSA nie wykazały utrwalonym częstotliwości, ale pokazał częstotliwość ruchu.PLL nie zablokować
ale kiedy mierzona wskazanie zamek, pokazał fali, która jest wysokie napięcie (3,3) a dla niektórych i niskiego napięcia (0) na chwilę, a potem wysoki, niski, wysoki .....
Nie wiem dlaczego.czy ktoś spotyka się z tym samym problemem?

dziękuję

 
To oznacza, że pętla zostanie odblokowany.Możesz spróbować przeskoczyć pewnej liczby frakcji i spróbuj ponownie.Jeśli PLL zawsze źle, twój układ jest nie powiodło się.

Pozdrowienia!<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
1-Jeśli program synth IC, używasz oprogramowania, które napisał, lub oprogramowanie producenta, pod warunkiem ty?

2-Jeśli program jest w trybie całkowita N, jak blisko krawędzi VCO zakres strojenia are you?

3-Czy można go zaprogramować tak, że jesteś blisko integer częstotliwości N?Innymi słowy, co dzieje się w przypadku próby, aby zablokować ją na 1 MHz, powyżej lub poniżej częstotliwości całkowita N?

Dave

 

Welcome to EDABoard.com

Sponsor

Back
Top