Pytanie o DAC i ADC

H

hoangthanhtung

Guest
Powiedz, że może implemetion ADC lub DAV z FPGA lub CPLD przez VHDL.Jest to prawo lub źle?Jeśli jest to prawo, ktoś daje mi link, dokumentów lub kod źródłowy na temat tego problemu.Ja używając FPGA i CPLD z chipa Xilinx ISE i wykorzystania 6,1

Dziękuję tak dużo.Cześć

 
Hello hoangthanhtung,

ADCs i DACs może nie zostać zrealizowany w FPGA lub CPLD.FPGA i CPLD są wyłącznie dla cyfrowych logiki.Musisz wybrać żądany DAC i ADC z firm takich jak urządzenia analogowe, Maxim, TI i połączyć ten do FPGA lub CPLD.

Cześć,
cube007

 
ithink można znaleźć w Atmel komponent, ale Xilinx componets nie mają
DAC i ADC
Atmel ma 94sXX serii, które składają się z FPGA i avr z ADC mikrokontrolera.

 
Możesz napisać wirtualnych ADC DAC lub przez HDL języka.(Nie można syntetycznymi, tylko symulacja). Możesz napisać ją według niektórych istniejących lub ADC DAC chip odniesienia.Jest to bardzo pomocne, jeśli chcesz, aby zweryfikować projektowania, takich jak DDS lub żetonu podstawowych (np. ARM).

 
Wydaje się, że @ ltera IP może dostarczyć podstawowych dla DAC i ADC.Być może można to sprawdzić na ltera @ internetowej.

 
Właściwie, jest to możliwe do wykonania synthesizable ADC / DAC wewnątrz FPGA z nielicznych urządzeń analogowych dodaje.Xilinx ma przykładów wykorzystania sigma-delta algorytmu do ich realizacji.Rzuć okiem na link poniżej ich app.

http://www.xilinx.com/bvdocs/appnotes/xapp154.pdfJest to całkiem interesująca.

pozdrowienia.

 
Możesz wdrożenie DAC w FPGA przez podłączenie zewnętrznych rezystory jako R/2R drabiny bufora.Możesz zdecydować, ile bitów chcesz,
po prostu dodaj kolejną filię na drabinie, aby zwiększyć resoloution.

Możesz kupić R/2R faktycznie drabiny sieci jako IC.
Oto niektóre R/2R drabiny sieci:
http://www.irctt.com/pdf_files/LADDERNETWORKS.pdf
http://www.bourns.com/2/pdfs/2qsp2nbsxx6.pdf
http://www.irctt.com/pdf_files/QS009.pdf
Może to być połączone z wyjściami FPGA szpilek i wprowadzane do bufora wyjście drabiny.
Ale napięcia i hi lo napięć na FPGA musi być stabilna, jeśli potrzebujesz dokładnych DAC.

 
Lattice również niektóre mieszanych sygnałów CPLD zwane ispPAC (w systemie analogowym programowalne ICS):
http://www.latticesemi.com/products/ispPAC/index.cfm "<img src="http://www.latticesemi.com/products/ispPAC/10/images/pac10_tn.gif" border="0" alt=""/>

..

<img src="http://www.latticesemi.com/products/ispPAC/POWRMGR/images/isppac1208_block_full.gif" border="0" alt=""/>

<img src="http://www.latticesemi.com/products/ispPAC/20/images/pac20_tn.gif" border="0" alt=""/>

..

<img src="http://www.latticesemi.com/products/ispPAC/30/images/pac30_tn.gif" border="0" alt=""/>
 
ogólne FPGA nie wdrażają DAC lub adc niektóre specjalne FPGA DAC i ADC zintegrowania jednostki, więc może z niego korzystać.

 
cube007 napisał:

Hello hoangthanhtung,ADCs i DACs może nie zostać zrealizowany w FPGA lub CPLD.
FPGA i CPLD są wyłącznie dla cyfrowych logiki.
Musisz wybrać żądany DAC i ADC z firm takich jak urządzenia analogowe, Maxim, TI i połączyć ten do FPGA lub CPLD.Cześć,

cube007
 
mc & FPGA napisał:cube007 napisał:

Hello hoangthanhtung,ADCs i DACs może nie zostać zrealizowany w FPGA lub CPLD.
FPGA i CPLD są wyłącznie dla cyfrowych logiki.
Musisz wybrać żądany DAC i ADC z firm takich jak urządzenia analogowe, Maxim, TI i połączyć ten do FPGA lub CPLD.Cześć,

cube007
 
Nic nie znaczy, że możesz zintegrowanie DAC lub ADC w FPGA jak IP-Core.
cube007 [/ quote]
ya Rozumiemy Państwa oznacza, że możemy model ADC / DAC z verilog lub VHDL comany element w miejscu, które sprawiają, że adc ..
to oprogramowanie, które nie jest używana do symulacji ADC w FPGA.
Czy kiedykolwiek wykorzystania tych składników.

 
HI synthesizable DAC ADC jest możliwe, ale nie jest synthsizabel ...
można korzystać z VHDL AMS do tego ....
i może sprawdzić Xilinx stosowania zauważa ..na DAC i ADC kody ....
jay
/ Ostrzeżenie # 1 - Pliki usunięte.Nie wysyłaj pliki z sieci, zamiast linku post!Przeczytaj regulamin forum przed postng.

sysnthesizable DAC ..
unipolar ....Virtex Synthesizable Delta-Sigma DAChttp://direct.xilinx.com/bvdocs/appnotes/xapp154.pdf
ADC VHDL kod ..
ale nie synthesisable .... unipolarVirtex analogowego do cyfrowegohttp://direct.xilinx.com/bvdocs/appnotes/xapp155.pdf
 

Welcome to EDABoard.com

Sponsor

Back
Top