proszę umieszczać dobre cyfrowych pytania tutaj

M

mallikmarasu

Guest
hi everyone,

jeśli u po kilka dobrych cyfrowych pytania, jakie kiedykolwiek u wiedzą, że pomocne jest
każdy dzień aktualizacji ich wiedzy na bieżąco.Here I am posting kilka pytań:

1.freequencey mnożenia dwóch kombinowanych pomocą obwodu

Układ detektora 2.pulse

opis tego problemu nie ma obwód jest tam, że ma

zegar, reset to wejść. obecnie jest wyjście.

reset jest asynchroniczne wejście.

gdy reset będzie od niskiego do wysokiego, w następnym zegar wyjścia

powinien być jeden za jeden zegar period.after, że powinno być zero.

3.there jest dwa przebiegi. Nich jest w tyle z innymi.

potem jak u można znaleźć fali, które pozostają w tyle z innymi

bo dzisiaj jestem delegowania na te pytania.
i jutro po kilka pytań.

jeśli u mieć dobre cyfrowych takie pytania, jak wspomniałem powyżej należy zaktualizować
tu.

pozdrowienia
Mallikarjun

 
1.Jak u konwersji i lub lub lub i obwodu do jednego z Muxes

 
I dzisiaj jestem delegowania kilka pytań.1.Jak wdrożyć AND, OR, NOT, XOR XNOR, DLATCH przy 2:1 MUX

2.Narysuj schemat obwodu do podzielonej przez dwa przy minimalnych schematu ideowego

3.Narysuj schemat układu dla y = 4x 1, gdzie x 4 bit Positive numer.4.Narysuj schemat obwodu do DIVIDE Three 50% cykl pracy.5.Remis ciruit Schemat 4 Przesunięcie bitowe operacji zarejestrować kombinowanych części.

6.Narysuj schemat obwodu do 4KB pamięci przy użyciu 2KB pamięci

Pamięć powinna być odczytu / zapisu pamięci ,2 mem chip kb ma CS (chip

wyboru), OE (wyjście włączone) szpilki są dostępne.

 
1.Wdrożenie zegar, gdy tylko jedno wejście jest dostępny po logice 1 (tzn. wysokie) wartości.

 

Welcome to EDABoard.com

Sponsor

Back
Top