Proszę o pomoc! Vhdl kod 4 synchronizacji nieco t conter flip flop struktury

T

tonnes9

Guest
hello every1 Jestem rodzaju newbie na vhdl design.how mogę zaprojektować licznik 4-bitowy synchroniczny, który wykorzystuje typu T flip flop? przeciw odstępach na każdym pozytywny krawędzi sygnału zegara, jeśli umożliwi to potwierdziła. licznik jest resetowany do 0 za pomocą sygnału reset. używa brama I, gdzie Tn = Q0Q1 ..... Qn-1 od jego synchronizacji. counter to ma znaczenie i wykorzystanie Synchr. reset lub asynchr. reset? pls naprawdę pilne!
 
synchroniczny licznik nie ma nic wspólnego z synchronicznym reset czy asynchroniczny reset Just google a znajdziesz wiele przykładów.
 

Welcome to EDABoard.com

Sponsor

Back
Top