J
jmoar
Guest
Cześć,
Jestem studentem inżynierii elektrycznej i Ja dokonuję cyfrowej projektowania o 8-bitowym mikrokontrolerem w 90 nm, jak moja tezę graduacyjnej użyciu Compiler Design SOC Encounter.Mam pewne problemy próbuje wykonać back-adnotacją syntezę, bo nie wiemy, w którym krok (po lokowanie próbny trasy, po lokowanie cts trasy, ...) należy wyodrębnić i co ekstraktu (sdf tylko, sdf spef ,....).Nie wiem, czy, jak określają w SOC Encounter, że po pierwsze historyczne adnotacji, I'm resynthesised za pomocą wzoru.
Byłbym bardzo wdzięczny, gdyby ktoś mógł podać kilka informacji o powrót adnotacją syntezy procesu, nawet jeśli nie korzystasz z tego samego oprogramowania, wyjaśnień na temat całego procesu będzie bardzo pomocna dla mnie (na przykład, jak radzić sobie z zegarem drzew w odwrocie adnotacji procesu).
Dzięki
Jose MOAR
Jestem studentem inżynierii elektrycznej i Ja dokonuję cyfrowej projektowania o 8-bitowym mikrokontrolerem w 90 nm, jak moja tezę graduacyjnej użyciu Compiler Design SOC Encounter.Mam pewne problemy próbuje wykonać back-adnotacją syntezę, bo nie wiemy, w którym krok (po lokowanie próbny trasy, po lokowanie cts trasy, ...) należy wyodrębnić i co ekstraktu (sdf tylko, sdf spef ,....).Nie wiem, czy, jak określają w SOC Encounter, że po pierwsze historyczne adnotacji, I'm resynthesised za pomocą wzoru.
Byłbym bardzo wdzięczny, gdyby ktoś mógł podać kilka informacji o powrót adnotacją syntezy procesu, nawet jeśli nie korzystasz z tego samego oprogramowania, wyjaśnień na temat całego procesu będzie bardzo pomocna dla mnie (na przykład, jak radzić sobie z zegarem drzew w odwrocie adnotacji procesu).
Dzięki
Jose MOAR