Power-down i obwodu startowego bandgap?

T

triquent

Guest
Czy jest to możliwe do zaprojektowania power-down i uruchomienia układu dla bandgap odniesienia napięcia w tym samym czasie?Gdy dodać obwodu startowego dla mojej bandgap, to power-down nie przestają działać.Każdy może zalecić papieru lub przykładów o badgap zarówno władzy w dół i funkcję uruchamiania?

 
Myślę, że u można dodać power-down na obecnym lustrem?

 
Najprostszym rozwiązaniem jest położyć duży tranzystor, że skraca się szyny zasilającej.
Byłoby to your power down.

 
Należy design power-down i uruchomienia układu dla bandgap odniesienia napięcia w tym samym czasie.
Kilka rodzajów Start-up dla układów CMOS BGR z dokonanego wyboru.
1.Cap.na Start-up
Kondensator Tha początkowo zero, co prowadzi do obecnej generacji w pętli BGR iw związku z tym obecne lustro zacznie ładować kondensator.Wreszcie, kondensator nie ma wpływu na obwodzie głównym już więcej.
2.Próg tranzystorów
3.Częściowe bieżących krople do PNP
Uruchom obwodu stanowi częściowe obecne nawet po BGR jest normalnie uruchomiony.

 
W diody PMOS mają przełącznik szorty osączyć i bramy.
Również podłączyć przełącznik szorty bramy PMOS do VDD.
Open przełączać się między bramą i drenażu oraz w pobliżu przejścia pomiędzy podażą i gat. podczas power down.
PMOS przenosi się do obcinania.
Chciałbym używać statycznego obwodu startowego.Więc twój BGR nie zużywają energii, ale starcie będzie w mocy w trybie uśpienia.
U mogłaby mieć podobną logikę w rozruchu również.
hope it helps

 
Wykorzystanie tranzystorów NMOS conrolled przez power_down sygnał łączące wszystkie bramy tranzystorów NMOS i GND.Zapobiega bieżących zatonięcia.Na tej samej fali wprowadzenia tranzystora PMOS (switch), kontrolowane przez (power_down) "sygnał łączące wszystkie bramy PMO tranzystory i VDD.Zapobiega zaopatrywali VDD.Kiedy power_down sygnał logiki jest wszystkich obecnych Ścieżki edukacyjne z VDD do GND są podzielone.At (power_down) "obwód i uruchomić funkcję w zwykły sposób.
(power_down) "= (nie power_down) Invertor używać go pokolenia.

 
PMO którego brama jest uziemiony w uruchomieniu trybu mogą być podłączone do zasilania w dół sygnał. Gdy power down = 0 działać jako zwykły uruchomienie obwodu, gdy władzę w dół = VDD to nie ma drogi wycieku w ogóle.

 
triquent:
Możesz pobrać power-down obwodu tu!
Dzięki

 

Welcome to EDABoard.com

Sponsor

Back
Top