Potrzebujesz porady na obszar / moc ADC zaprojektowany w technologii CMOS

B

bazzoola

Guest
Szukam porady na obszar / moc ADC zaprojektowany w technologii CMOS. Jaka jest najlepsza architektura SAR, pipline, Segma delta, etc do obszaru niskiego ADC zważywszy, że jesteśmy próbkowania w zakresie kHz. Tylko niskie projektowania powierzchni. Wszelkie myśli? Technologia może być 90nm 180nm 0,35 um lub 0,5 um rozdzielczości 8-bitowej lub 10-bitów Dzięki
 
Dla kHz, wystarczy użyć topologii SAR. Nadaje się do 8-12bit rozdzielczości. Bastos
 
Istnieje wiele czynników, które należy uwzględnić przy wyborze converte.When danych wybierając analogowo-cyfrowy (ADC) dla konkretnej aplikacji, dobre pierwsze kryteria jest spojrzenie na topologii ADC. SAR ----> Prosta obsługa, lowcost, niski pobór mocy. Delta-Sigma ----> Slow, umiarkowany koszt. Flash ----> Szybkie, drogie, duże zużycie energii. Pipeline ----> Szybkie, drogie, duże zużycie energii. Najbardziej popularne i uniwersalny konwerter jest kolejnych przybliżeń Rejestracja (SAR) typu. należy użyć numeru seryjnego typu ADC zapisać area.in tego stanu i wskazują na korzystanie AD7766 (patrz karta więcej informacji). urządzenia Serial wydają się być dłuższe, rozpraszają mniej energii (nowoczesne przetworniki mają tendencję do powerdown auto pomiędzy próbkami) i zajmują mniej PWB (płytki obwodu drukowanego) obszar Więcej informacji można znaleźć pod adresem: http://focus.ti.com/lit/ml/slap082/slap082.pdf
 

Welcome to EDABoard.com

Sponsor

Back
Top