Pomoc na przemijające i FFT ze wspólnej bramy aktywnych obciążenia

A

allennlowaton

Guest
Good guys dni ..
Proszę mi pomóc z tymi ..
I'm doing wspólnej bramy aktywnych obciążenia.Podczas przemijające analizy fali wyjściowej w odniesieniu do czasu wygląda dobrze.Ale analizy FFT, fali wyjściowej generuje wiele harmonicznych.

Moje obawy są:
1.Jestem ciekaw, co się dzieje w obrębie wspólnej bramy (w tym przypadku), która powoduje te harmoniczne do wyskoczyć.Co to jest obwód, który je powoduje?
2.Dlaczego poziom produkcji w porównaniu z wejściem w FFT wykres jest wyższy?Co powoduje tę różnicę w poziomie?

Dołączone są następujące:My. Kodu SP<img src="http://images.elektroda.net/74_1260807069_thumb.jpg" border="0" alt="help on transient and FFT from common gate active load" title="Pomoc na przemijające i FFT ze wspólnej bramy aktywnych obciążenia"/>
Wyniki Transient<img src="http://images.elektroda.net/57_1260807111_thumb.jpg" border="0" alt="help on transient and FFT from common gate active load" title="Pomoc na przemijające i FFT ze wspólnej bramy aktywnych obciążenia"/>
Wyniki analizy FFT<img src="http://images.elektroda.net/58_1260807153_thumb.jpg" border="0" alt="help on transient and FFT from common gate active load" title="Pomoc na przemijające i FFT ze wspólnej bramy aktywnych obciążenia"/> Dziękuję bardzo za wszelką pomoc.Dodano po 3 minuty:Niestety, liczba dotyczą 1 powinien wyglądać następująco:

1.Co jest w obiegu, które powodują powstawanie składowych harmonicznych, które mają być generowane.

Dziękuję ...

 
Jeśli spojrzeć na sinusoida produkcji, można zauważyć, że jest grubsze, na górze (nie sinevave dobry!): Wspólne tranzystorów bramy wychodzi nasycenia.Spróbuj albo vbias zwiększyć, zmniejszyć napięcie DC swojego wejścia, lub zwiększenia W / L swoich wspólnych tranzystorów bramy.

I hope it helps.

 
Dziękuję za odpowiedź ...
bo od DC analizy, które pokazują, że produkcja może huśtawka odpowiednio od 0,4 do 1,7 zakresie .. potem z AC analizy .. zysk osiągnięty do 45dB .. z tym, i obliczyć, że max Vin powinno być około 3.5mV Vpeak .. na moje zdumienie ... nawet w okolice 3mV, wyjście jest już zniekształcony .. ja nie rozumiem ... Inną rzeczą jest to, dlaczego to moje wyjście nawet nie osiągnął poziom 1,7 ...

 
dzięki za erikl odpowiedzi:
Inną rzeczą, w wyniku FFT, zauważyłem, że widma sygnału wyjściowego wyjściowa jest wyższa (-118dB) w porównaniu z wejściem (-190)?Dlaczego tak jest?

 
Ze względu na zysk: Voutput = Vinput * zysk.

output power
should be equal to the input power times (gain)² .

Zintegrowane moc
powinna być równa iloczynowi mocy wejściowej (wzmocnienie) ².

 

Welcome to EDABoard.com

Sponsor

Back
Top