Począwszy od CPLD i niektóre pytania

R

Radek

Guest
Cześć,

Mam zamiar zacząć korzystać z układów CPLD firmy Xilinx szybko (z XC2C32 i XC9536XL) i była kopanina informacji o nich na chwilę.Wreszcie zainstalowane oprogramowanie WebPack (wersja Linux), get comfortable with it (syntesized jednego wzoru za), ale nadal jestem nauki ....

Mam parraler programista i jestem już czekają na żetony.

Ale mój cel - Zamierzam użyć CPLD jako zamiennik dla mojej CMOS oparty układów logicznych.Głównie dla mniejszych rozmiarów PCB i uprościć śledzenie jako CPLD to I / O Pins można zablokować ręcznie.

Chciałbym, aby CPLD interefere z klasycznych układów CMOS (seria 4xxx), nadal jednak nie powinno być trudne zwłaszcza, że I / O jest oddzielne napięcia.

Ale mam kilka pytań, ponieważ może muszę kupić kilka dodatkowych elementów w końcu w góry:

- Co to jest tolerancja dla napięcia zasilania?ColdrunnerII's specs powiedzieć 2V max, ale co z jej używania z wyższym V anyway (2.4V dla przykładu)?Czy narybek natychmiast?(nawet przy bardzo niskich zegarów?)

- Będzie regulator V jak 78L02 wystarczająca do zasilania, CPLD?
(patrząc na jego specyfikacji powinien)

- Oprogramowanie Xilinx pozwala ustawić różne terminy ogranicza.Jak mogłem zrozumieć, zapewniając zegar nie jest potrzebne dla zwykłego asynchronicznej operacji?

- Mam powszechnej PCB z miejscem na gniazda PLCC44 w nim.Mam zamiar zrobić własny rozwój / eksperymenty pokładzie CPLD.Wszelkie specjalne porady dla tego?Pozdrowienia i podziękowania,

Radek

 
2.4V powinno być OK.Te CPLD są odporne części.A nie są one tak drogie, że powiedziałbym po prostu spróbować.

Asynchronous wzorów lub modułów nie muszą zegary.

 
Gliss napisał:

2.4V powinno być OK.
Te CPLD są odporne części.
A nie są one tak drogie, że powiedziałbym po prostu spróbować.
 
Jeśli próbujesz impliment jakiejkolwiek funkcji przechowywania tj. flip flop musisz mieć zegar

 
Iouri napisał:

Jeśli próbujesz impliment jakiejkolwiek funkcji przechowywania tj. flip flop musisz mieć zegar
 
To może być problem w dawnych czasach używamy do korzystania RS klapki plażowe lub zegar flip flop od wyjścia z CPLD / FPGA oglądać wszystkie taktowanie musi być wykonane z tego samego źródła

 

Welcome to EDABoard.com

Sponsor

Back
Top