Pisanie hamownie skutecznie ...

A

afnam

Guest
Witam wszystkich,

W odniesieniu do procesu weryfikacji projektu, myślałem, że będzie przydatny, jeśli każdy z nas w skrócie pokazuje swoje własne doświadczenia w budowaniu efektywnego testbench aby sprawdzić jego projekt ...

I tylko myśl o następujące elementy, które mają być brane pod uwagę (oczywiście może warto rozważyć inne):

- Narzędzia używane do automatycznego wygenerowania testbench (jeżeli występuje).
- Język Testbench używane.
- Przydatne książki (jeśli są).
- Czas% przeznaczonych na etapie weryfikacji (na całkowity czas projektu).
- Komentarze i oceny eksperymentu.
- Co za następnym razem.

Mamy nadzieję, że tego wątku może stać się punktem odniesienia dla projektantów nieustannie dowiedzieć się, oceniać i porównywać różne podejścia do zatwierdzania projektu.

Dziękuję za przeczytanie,
afnam.

 
Myśli i można dodać kilka punktów tu ...
# Metodologii, których należy przestrzegać -> Na przykład, jeśli projekt ma procesor w nim u mieć możliwość dokonania wyboru instrukcji napędzany za pomocą testów (h / ws / Co w symulacji) lub korzystając z BFM dla procesora.
# Testowanie integracji systemu (u mogą wybrać opcję symulacji całego systemu) lub c użytkowania, C lub C system do obliczenia analizy bootleneck itp.
# Zależności od tego jak duża Desing ur to może trzeba uruchomić kilka aplikacji opartych przypadków testowych

 
Jeśli nie zostało to zrobione check out:

http://verificationguild.com

na dobre, szczegółowe dyskusje na temat weryfikacji.

Radix

 

Welcome to EDABoard.com

Sponsor

Back
Top