Pipeline ADC DNL i pytanie symulacji INL

4

4s

Guest
I przy powolnym sygnał Rozwijanie (idealny) do symulacji DNL z rurociągu 10bit ADC.
Dowiedziałem się, że jest nie Monotoniczność kodu cyfrowego wyjścia.W takich przypadkach, jak mogę powierzchni krzywych DNL i INL?

 
Nieliniowość Zróżnicowane jest różnica szerokości Beetwen idealnego quant ADC i prawdziwe.
nonmonolicity pojawia się, gdy DNL> 1LSB tj. rzeczywistych ACD kwantów się szerszej następnie 2 idealne kwantów, a tym samym "jeść" neibghour quant.

w sytuacji, idealnie ADC, ale gdy quant tylko brakuje w miejscu, w którym brakuje kodu, wartości DNL istnieje należy 1LSB (idealny = 1LSB, real = 2LSB), w następnym punkcie należy ~-1LSB.ponieważ "zjedzony" Quant szerokość wynosi 0 zamiast 1 LSB.(idealny = 1LSB rzeczywistym 0 LSB).

aby uzyskać INL należy podjąć differencr między napięcia stosowane do wejścia ADC i wynik pomiaru ADC (kod / 1024 * Vref)
lub może po prostu włączyć DNL.

 

Welcome to EDABoard.com

Sponsor

Back
Top