o

G

godspeed.w

Guest
I projektowania rodzaj DAC i Uważam, że ze względu na opłaty wstrzyknięcie przełączyć do rezystorem ciąg, wyjście DAC mieć glitch o 10mv-20mv nawet więcej. Ja nie wiem jak rozwiązać ten problem, który może mi pomóc.
dzięki

 
.

Istnieje kilka metod, aby zmniejszyć obciążenie wstrzykiwań skutku; najmniej wysiłku wykorzystuje anty-fazowe zmiany krótkim circuited W / 2 tranzystora.Znajdziesz w ten sposób wszelkie książki o analogowych obwodów.
.

Jeszcze większy sukces - ale bardziej skomplikowane - metoda znajdziesz podczas poszukiwania dołu tablicy próbek.
 
istnieją 256 rezystory umieszczone z Vref do GND i niektóre przełączać za każdego węzła res, gdy jeden z przełącznika jest wyłączony i przełączyć się na inny opłata zostanie wprowadzony w res ciąg i węzeł napięcia res ciąg zostanie zmieniony, poprzez o 500ns węzła napięcia powrót do pierwotnej wartości, tym razem jest tak długa i napięcie wyjściowe zostanie zmieniony. będzie produkować glitch.

Może powinienem poprawić czas reakcji op (Vref bufora)
Może powinienem poprawić wartość res ciąg.
Może ..........

 
godspeed.w napisał:Może powinienem poprawić czas reakcji op (Vref bufora)

Może powinienem poprawić wartość res ciąg.

Może ..........
 
Przepraszam, nie wiem jaki jest sens Ciebie.
Jest to bufor Vref i drugi etap jest res ciąg załadować do zapewnienia równego węzła i napięcie można użyć przełącznika wyboru napięcia węzła do następnego etapu.

 
godspeed.w napisał:

Przepraszam, nie wiem jaki jest sens Ciebie.

Jest to bufor Vref i drugi etap jest res ciąg załadować do zapewnienia równego węzła i napięcie można użyć przełącznika wyboru napięcia węzła do następnego etapu.
 
Opornik ciąg DAC?Jaka jest wartość Twojego co osmalić rezystorem Jak duże swojego przełącznika, można zminimalizować przełączania wielkości zmniejszenia rc czasu stała.
?

 

Welcome to EDABoard.com

Sponsor

Back
Top