konfiguracja i przytrzymaj razem w CPLD's

L

lucbra

Guest
ktoś może wyjaśnić mi rzecz 0 (zero) lub negatywny w czasie posiadania CPLD's

Powiedziano mi, że ma pozytywny max2 trzymaj czasu, i że jest źle, ale nie rozumiem dlaczego.

Konfiguracja czasu zanim zegar krawędzi, trzymaj czas jest po CLK krawędzi, prawda?

 
Ahhh ..starych dobrych Tsetup i Thold ....tym dwa parametry są sekwencyjne parametry EPLD, PALS.GALS ..nie są obowiązkowe, których należy przestrzegać ..
Tsetup to czas niezbędny (min) sygnał być zamknięta przez zegar ..
Inaczej zegar nie będzie zobaczyć ..Jeśli ten sygnał jest mniejszy niż wymagane ..Jego FRONT nadal będzie propagowanie i nie będzie przybywać, gdy zegar nie.
Thold jest kolejnym krytycznym momencie jest (min) czas niezbędny do obecności
więc gdy zegar jest włączony .. okręgowy jest stabilny i pozostaje stabilna.

Bardzo szybki Circuits mają bardzo małe wymagania TSP i THD ..Ale zawsze będzie> 0 ..Zero jest FILOSOFICAL wartości ..negatywny oznacza, że nie będzie to ..0 zawsze oznacza pico sekund ...elektronu skoków z jednego atomu do drugiego będzie wciąż wymagają czasu ..W elektronice tsetup lub thld ZERO jest uważana tak mała, że zegar jest tak powolny, które mają być rozpatrywane.

 
Tak, ale urządzenie samo atrributes, jeśli Th jest ujemna, oznacza to, że potrzebują więcej czasu na krótko zawieszone.

 
Więc jeśli dobrze rozumiem, jeżeli czas sprawozdanie daje Th of-5.05ns oznacza to, że FF jest unsensitive dla zmień na zegar.Pozytywna wartość spowolnią systemu, prawda?

 

Welcome to EDABoard.com

Sponsor

Back
Top