Kolejna kadencja pytanie

S

saruman1983

Guest
Hi all,

Jak mogę symulować transconductance z tranzystora i ogólnie obwodzie
vs częstotliwości w takt wirtuoza projektowania środowiska?

 
Cześć

Nie jestem pewien, czy to, co jest po.Jeśli się nie mylę, transconductance z tranzystora MOS mogą być symulowane w Cadence wykonując proste Identyfikatory / Vgs symulacji.Następnie należy otworzyć i korzystać z kalkulatora "deriv" funkcji I / V krzywej.Wyjście powinno być transconductance krzywej dla tranzystora.

 
OK, ale co jeśli chcę wykreślić (ogólnie) transconductance z tranzystora MOS (nie gm, ale Gm) do wspólnego źródła połączenia na przykład?Powyższa metoda wymaga DC zamiatać,
a następnie podjęcie pochodną krzywej znaleźć transconductance.I zastanawiałem się, że jeśli można zrobić tylko z AC analizy, to jest, gdy częstotliwość jest różna i parasitics z tranzystor życie ogólnej Gm aby rozpocząć maleje.

 
Działka kwadratowego id VS Vgs (lub vgs-VT) i znaleźć stoku ...
a następnie za pomocą bieżących drenażu równania.

 

Welcome to EDABoard.com

Sponsor

Back
Top