jak to zrobić symulację na poziomie bramy na ModelSim?

C

cherjier

Guest
Witam, zrobiłem symulację zachowania się przejść, ale nie po wdrożenie na FPGA. chciałbym zrobić symulację na poziomie bramy na ModelSim ale nie znaleźliśmy żadnych samouczek lub podręcznik jej dotyczących. ktoś może zaproponować mi link lub przewodnika? proszę mnie oświecić .. dziękuję.
 
Spróbuj ISE "Synteza i symulacja Design Guide", rozdział "Symulacja Twoje Design", w sekcji "Punkty Symulacja w Design Flow HDL". Opisuje różne punkty w trakcie syntezy i routingu, do której można uruchomić symulację. Tylko jeden z tych etapów pośrednich, które starałem się ostatnia, "Symulacja Timing Post-Place i Szlaku". To już dawno zrobiłem, że z ISE Project Navigator (I normalnie używać plików wsadowych), ale spróbuj "Generuj Post-Place & Route Simulation Model" w "Place i trasy" element w drzewie procesów.
 
Można uzyskać miękkie kopię wymienione książki
 
dzięki za wszystkie odpowiedzi. Myślę, że trochę się pomysł jak to zrobić na Xilinx ISE lub ModelSim. symulator ISE wydawać się tylko wersja lite i tylko w stanie symulować małej obudowie tylko. dokumentu można znaleźć w instrukcji obsługi oprogramowania, które włączone raz u zainstalować narzędzia Xilinx. Mam inne pytanie odnośnie glbl.v które określają sygnał GSR i GTS, jak zdefiniować te sygnał faktycznej realizacji projektu? ponieważ muszę zdefiniować to 2 sygnał na moim testbench. jakieś wskazówki?
 
Jeśli Twój FPGA musi stymulować GSR lub GTS, a następnie wyszukiwanie Przewodnik ISE Biblioteki na specjalne takie prymitywne jak STARTUP_SPARTAN3 (zastąpić nazwę typu FPGA). Jednak większość projektów nie muszą tego robić. Nigdy nie jawnie GSR lub GTS w żadnym z moich projektów. Podczas symulacji, po prostu to glbl.v na listę plików, które opracowuje więc testbench można poprawnie zainicjować biblioteki różnych prymitywów Xilinx, które tego wymagają. Jeśli uruchomienie ModelSim z ISE Project Navigator, myślę, że automatycznie obejmuje glbl.v jakoś. (I normalnie uruchomić ModelSim z wiersza poleceń skryptu.) Nie jestem zaznajomiony z symulatorem ISE jest, przepraszam.
 
dzięki za wszystkie odpowiedzi. i pomyślnie uruchomić symulacji ModelSim: to co mam zrobić: w ModelSim, po prostu skompilować lib simprims i glbl.v razem. , aby rozpocząć symulację, kliknij przycisk symulacji, a następnie wybierz glbl i testbench następnie kliknij przycisk OK. przebiegu symulacji pojawi się. dzięki za pomoc
 
Witam, zrobiłem symulację zachowania się przejść, ale nie po wdrożenie na FPGA. chciałbym zrobić symulację na poziomie bramy na ModelSim ale nie znaleźliśmy żadnych samouczek lub podręcznik jej dotyczących. ktoś może zaproponować mi link lub przewodnika? proszę mnie oświecić .. dziękuję.
 
Spróbuj ISE "Synteza i symulacja Design Guide", rozdział "Symulacja Twoje Design", w sekcji "Punkty Symulacja w Design Flow HDL". Opisuje różne punkty w trakcie syntezy i routingu, do której można uruchomić symulację. Tylko jeden z tych etapów pośrednich, które starałem się ostatnia, "Symulacja Timing Post-Place i Szlaku". To już dawno zrobiłem, że z ISE Project Navigator (I normalnie używać plików wsadowych), ale spróbuj "Generuj Post-Place & Route Simulation Model" w "Place i trasy" element w drzewie procesów.
 
dzięki za wszystkie odpowiedzi. Myślę, że trochę się pomysł jak to zrobić na Xilinx ISE lub ModelSim. symulator ISE wydawać się tylko wersja lite i tylko w stanie symulować małej obudowie tylko. dokumentu można znaleźć w instrukcji obsługi oprogramowania, które włączone raz u zainstalować narzędzia Xilinx. Mam inne pytanie odnośnie glbl.v które określają sygnał GSR i GTS, jak zdefiniować te sygnał faktycznej realizacji projektu? ponieważ muszę zdefiniować to 2 sygnał na moim testbench. jakieś wskazówki?
 
Jeśli Twój FPGA musi stymulować GSR lub GTS, a następnie wyszukiwanie Przewodnik ISE Biblioteki na specjalne takie prymitywne jak STARTUP_SPARTAN3 (zastąpić nazwę typu FPGA). Jednak większość projektów nie muszą tego robić. Nigdy nie jawnie GSR lub GTS w żadnym z moich projektów. Podczas symulacji, po prostu to glbl.v na listę plików, które opracowuje więc testbench można poprawnie zainicjować biblioteki różnych prymitywów Xilinx, które tego wymagają. Jeśli uruchomienie ModelSim z ISE Project Navigator, myślę, że automatycznie obejmuje glbl.v jakoś. (I normalnie uruchomić ModelSim z wiersza poleceń skryptu.) Nie jestem zaznajomiony z symulatorem ISE jest, przepraszam.
 
dzięki za wszystkie odpowiedzi. i pomyślnie uruchomić symulacji ModelSim: to co mam zrobić: w ModelSim, po prostu skompilować lib simprims i glbl.v razem. , aby rozpocząć symulację, kliknij przycisk symulacji, a następnie wybierz glbl i testbench następnie kliknij przycisk OK. przebiegu symulacji pojawi się. dzięki za pomoc
 

Welcome to EDABoard.com

Sponsor

Back
Top