S
shshprsd
Guest
Jestem projektowania 2 GSP obecnej DAC kierowniczego w technologii 130 nm zgodnie ze specyfikacją Chcę 50 dB sfdr upto 666MHz (33% częstotliwości próbkowania). Na podstawie obowiązku sfdr wymagamy 1,6 Ω M impedancja wyjściowa do źródła prądu (50 dB sfdr). Używam NMOS źródło prądu + kaskody tranzystor + tranzystor przełącznik + kaskody przełącznika. Impedancja wyjściowa dla poprawy obecnego źródeł. tej konfiguracji wzrosła o niskiej częstotliwości impedancji w wysokiej impedancji, ale częstotliwość jest nadal niski. Kiedyś szeroko swing kaskody obecnego lustra poprawy impedancji, ale tych wszystkich technik daje dobre impedancję przy niskich częstotliwościach. nie mogę w jakiś sposób dostać 1,6 666MHz M Ω impedancja wyjściowa do połowy?