Czy Analog Circuit Design Dead?

P

Puppet1

Guest
Każdy myśli o tym?

----

Analog okiem ekspertów Prawo Moore'a

SAN DIEGO Panel analogowych i proces ekspertów patrzył na wyzwania stwarzane przez Moore'a ustawy i stwierdził, że coś's got to give.

Charlie Sodini z Massachusetts Institute of Technology otworzył Design Automation Conference panelu tu sketching jeden ponury obraz.Argumentując odrębne i nierówne traktowanie, Sodini powiedział "Integracja nie zawsze jest odpowiedź. Nie można nadal używać krzemu jako opakowania technologii."

Sodini dodaje, że niższe dostawy napięcia upoważnienia grzywny procesu geometriach wywierania presji na sygnał-szum wskaźników.Circuit projektantów odpowiedział poprzez zwiększenie mocy układów, więc odwrócenie korzyści skali.Ponadto powiedział, inżynierii bramy dielektrycznych materiałów jest stworzenie większej liczby miejsc pułapki,
co zwiększa zarówno 1 / f-biały szum.

Ponadto powiedział, wyciek został ograniczając rozdzielczość, tym bardziej, że dyskretnych
w czasie układów, które są oparte na założeniu, że możliwe jest do przechowywania opłat wydajnie."Running obwodu pomaga szybciej, ale jeszcze tego do zasilania dysków", powiedział."Jesteśmy stróżować 20 lat za przechowywanie obwodu projektowania technologii wyciek away."

IBM Tony Bonaccio nie kwestionuje problemów.W "projektowaniu chipów do masowej sprzedaży, a następnie być może 30 mln z jednej strony, musimy stawić czoła, że na rynku, integracji zawsze wygrywa" Bonaccio powiedział."Ale nie może nadążyć z Prawo Moore'a przez skalowanie naszych wzorów nie skalę. Musimy zachować przez innowacje".

Bonaccio powiedział, że oznacza agresywnie się funkcji z analogowych na cyfrowe."To, co będziemy musieli zrobić w przyszłości," Bonaccio zakończone."Minimalizuj liczbę analogowych komponentów i wykorzystanie relatywnie wolne cyfrowe stuff to naprawić się autocalibration, analogowy wbudowany siebie badania."

Ernesto Perea z ST Microelectronics laboratoriów badawczych, powiedział, że jest pesymistycznie o przyszłości, dodając, że bierne elementy, które wyznaczają minimalny rozmiar bloku analogowego nie skalę.Dlatego też zintegrowane analogowe niekoniecznie staje się droższe w geometriach spadku."Na dłuższą metę, to staje się niemożliwe," powiedział Perea.

Bob Pitts, Texas Instruments "90-nm platformę menedżer, dołączył Bonaccio w pozytywnym obozu."W TI, RF układów analogowych i kurczenie się w dziedzinie prawa, wraz z cyfrowym" Pitts powiedział."To nie jest skalowanie. It's architektonicznych innowacji, wykonane z systemu poziom w dół."

Pitts opisane partycjonowania decyzji projektantów systemu, nowych układów i proces adders przez odlewni inżynierów pracujących razem, aby osiągnąć cele, takie jak tzw single-chip cellphones.Powiedział TI architektury arsenału została rozszerzona do nich obejść.

TI'has przesunięte do kontroli i kalibracji układów analogowych z dedykowanego procesora ARM, powiedział.Podejście to zostało niedawno zmodernizowane do własności 64-bit RISC core że aktywnie dostosowuje Liniowość RF circuits.TI również na chipie, niska-drop-out (LDO) regulatorów napięcia precyzji i zmierza do LDO za blok architektury krytycznych RF i mieszanych sygnałów funkcji.

Na stronie procesu, Pitts powiedział wielu urządzeń wymaganych przez projektantów analogowych można dokonać bez dodatkowych masek."Niemal wolny jest koniecznością w naszym wielkości", powiedział.

Dodano profesor Uniwersytetu Stanforda Teresy Meng: "Jesteśmy za pomocą logiki obwody do kalibracji i poprawne układy analogowe. Ale z cyfrowym obwody tak dużo mniejsze i przy użyciu jednej dwudziestego moc, jutro będziemy się tylko pytanie, ilu tranzystorów analogowych musimy zachować na wszystkich ".

"Mamy do zakwestionowania tradycyjnego projektowania," Meng dodaje."Możemy zrobić samodzielnej kalibracji układów że stale prawidłowe zakłóceń. Przybiera nowe topologiach cyfrowych i nowych algorytmów przetwarzania sygnałów do celów statystycznych. Ale to przyszłość analogowych.

 
Coś jest nie tak z dyskusji.Nie ma konieczności ciągłego zmniejszenia wielkości analogowych krzemu.To nie jest takie jak pamięć, która rośnie wykładniczo w mocy.Nie znajdziesz gwałtowny wzrost wraz z upływem czasu w liczbie JEŚLI wzmacniacz etapach odbiornika.

Jestem pewien, umiejętne członków panelu, że z powodzeniem mówić o sprostowanie zakłócenia nigdy nie zaprojektował RF wzmacniacz dla multicarrier systemów.

Wszyscy członkowie zespołu zarabiać zmienić (nie koniecznie poprawić) rzeczy.Jeśli twierdzi, że jej praca została ukończona oni dostać sacked.Aby uzyskać więcej płacą oni wymyślają nowe garnki złota na koniec Rainbows się ścigać z pomocą duży dział one zarządzać z menedżerów wysokiego wynagrodzenia.

 
Aktualnie funkcję wielkości analogowych tranzystory są naprawdę potrzebne, aby zostać zmniejszony ze względu na presję nałożone przez układów cyfrowych, a także najważniejsze kwestie SoC.

Ponadto, skalowania technologii jest nie tylko ze względu na gwałtowny zwiększenie skali układów cyfrowych, ale także (prawdopodobnie najważniejszym) wymóg uzyskanych szybciej obwodów cyfrowych, ponieważ funkcja minimalnego limitu wielkości umieścić na pasożytnicze kondensator, że ładunek cyfrowych brama jest wymagane do kierowania pojazdem.(np. procesor, że zbudowane z technologii 90 nm jest zawsze szybszy niż z technologii 350 nm).Dlaczego prędkość cyfrowych układów wymaga dalszego wzrostu?Również ze względu na chciwi z klientami, chcą szybkich komputerów.(Jest to również dla inżynierów i naukowców zarabiać)

Zatem spadku cyfrowych układów poddane ciągłej presji na analogowych układów, zwłaszcza hit na temat systemu Chip (np. rozważyć w jaki sposób można zrobić "Single-Chip CMOS Recevier", że tylko jedno chipa wykonuje wszystkie funkcje rozpoczął od anteny i LNA typu front-end do ADC DSP i back-end).

Ponadto, oczywiście jest to bardzo wysoce zalecane, że większość funkcji wykonywanych w domenie cyfrowej, ze względu na moc układów cyfrowych.Ale możemy całkowicie usunąć część analogowych?NIE!Ponieważ wszystko, co ludzie chcą manipulacji jest analogowych sygnałów!Rozważ chcesz czysto cyfrowych GSM, odbiornik sygnałów, że proces 900MHz zrobione przez anteny, tak aby wszystkie down-konwersji, mikser, itp., są dokonywane w domenie cyfrowej.Świetny pomysł, prawda?ale jak można mieć cyfrowy sygnał 900 MHz odpowiedników kodu strumienia?Jak projektowania bardzo dużych prędkości ADC (częstotliwość próbkowania> 1,8 GHz)?Bardzo trudne (zwłaszcza w CMOS, nie CMOS ADC z fs> 400MHz z> 10 bitów dziś, a może już przekracza procesora 3GHz!) Jest to także powód, dla wynagrodzeń analogowe projektantów (faktycznie jakiś badaczy) są znacznie wyższe niż cyfrowej projektantów (faktycznie są programistami).

 
Osobiście myślę, że to jest wiek stary argument:

DSP i obwody cyfrowe Wil zastąpi wszystkie analogowe cicuits i zastąpić je, ponieważ komputer nie rzeczy szybciej i lepiej ....

Choć wiem, że kurczenie się napięć analogowych układów gorsza, DSPs staramy się uzyskać szybciej, podczas gdy tylko analogowe obwodów może zrobić poważne sygnału przy wysokich częstotliwościach.

tak analogowe wciąż ma w nim życia.

 
Nie zapominaj, że świat jest analogowych i allways istnieje konieczność dokonania konwersji z analogowych na cyfrowe i cyfrowy na analogowy.W ostatnich jest to, że ostatnie granicy cyfrowego przetwarzania cant osiągnąć, a gdy rozdzielczość i zwiększenie częstotliwości analogowych rzeczy dostaje dużo bardziej skomplikowane.Analogowy nie umiera, jak długo istnieje potrzeba przekażą między dwoma światami.

Bastos

 
zgodnie z AMD i Intel sprawozdań MOS technologii skalowanie może być kontynuowane do czasu 2010-2012; oczywiście jest dla cyfrowych i analogowych żetonów wydaje się być wystąpił wcześniej ze względu na niższe SNR lub zakres dynamiki.

również jako bastos4321 powiedział "analogowy nie umiera, jak długo istnieje potrzeba przekażą pomiędzy dwoma światami".i musimy pamiętać, że norma komórek używanych w miejscu i automatycznej trasy są zaprojektowane / zoptymalizowany jak analogowe komórek.

BTW, obecnego analogowego wzorów nie może korzystać ze wszystkich prędkość korzystania z zaawansowanych technologii, ze względu na inne ograniczenia.

Zatem myślę, analogowe IC projektowania nie może być uznany za martwego w najbliższej przyszłości!

BEST!

 
Analogowy jest ponad uznać!

Cyfrowe przetwarzanie sygnałów analogowych dostał tańsze więcej analogowe talent poszedł do DSP domeny.Ponieważ cyfrowych jest technika wykonania.Ale wiedza ta jest zakonserwowane za pomocą sygnału opisy programów DSP
zamiast multipages schematem.Czasami analogowego przetwarzania jest opisana jako systemu.Ze względu na fizyczne interfejsy systemów analogowych przetwarzanie danych jest koniecznością.Wykonanie może być opłat, prądu, napięcia, (strumień, nadprzewodzący), FIXPOINT lub floatingpoint i wszystkie mieszanki tego.Tylko z wiedzy wszystkich implemenation domen i fizyczne właściwości krzemu realizacji pomyślnego SOC może być zaprojektowane.

 
Niedawno, po prostu przeczytaj artykuł.W artykule, że brzmią jak niektóre naukowiec próbuje replce zdjęcie oprzeć przy użyciu PMMA (rodzaj polimerów).Dlatego, że chipie wielkości może zmniejszyć, gdy porównać z chipa, które produkują przy użyciu Fotografia oprzeć.

 
rzeczywiście, łatwiej jest znaleźć pracę niż inżynier analogowych cyfrowego odpowiednika.

 
A / D i I / O
nie mówcie mi, że są one wszystkie cyfrowe

 
W elektrowni Elns.O / p etapie będzie zawsze ANALOG!

Dobre brzmienia dźwięku będzie zawsze analogowych.

bimbla.

 
Analog projekt jest trudniejszy niż cyfrowych projektowania ale może osiągnąć zoptymalizować wydajność, wysoka prędkość i zaufania qualty, expecialy audio procesu ...Teraz większość ofl analogowe audio wzmacniacz jest droższe niż cyfrowy wzmacniacz.Cześć

 
Niech żyje analogowe projektowania.ale rant pierwszy!

Zagadnienia z 90nm amplifikowany uzyskać dalsze kiedy idziesz do 65nm.Eksperci uważają, że to będzie pochodzić z technologicznego deadend gdy dotrzemy 35nm ponieważ byłoby mówienie o zdeponowaniu upto 2 warstwy atomów w niektórych miejscach na wafla.Problemy wycieku i podział byłby również amplifikowany dalej.Chociaż, to jest wykonywana w laboratorium, ale nie są jeszcze przekonani o swojej prawdziwej rynkowej.Potencjał nie można zaprzeczyć, kiedy i czy problemy zostały usunięte.

Nie należy nie zauważyć, że w ciągu ostatnich 1,5 roku, częstotliwość Intel / procesory AMD tkwi wokół 3,2 GHz towarowego i architektonicznych innowacji jest dokonywana (np. zwiększenie częstotliwości FSB, 64-bitowej architektury, QDR RAM, 8x AGP , nowszy autobus standardów, więcej Wikisłowniku itp.), a nie tylko 2x częstotliwość rozmnażania co roku.(Wyjaśnienie to do 60 lat stary pazerny CEO o stopniu w MBA

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Uśmiechać się" border="0" />

).

W czasie tranzytu tranzystora nie jest już problemem.90nm jest w porządku.Jest to interconnect kapacytancji, że jest to wąskie gardło i nie będzie nigdzie.Z 90nm, z boku kapacytancji jest ponad dwukrotnie wyższa niż w warstwie do warstwy kapacytancji natomiast miejsca i trasy jest wykonywana i jest prawdziwym problemem, który wymaga większej mocy, aby naładować się kondensatory.Stąd widać, dlaczego prędkość przetwórcy nie wzrasta.

Narzędzia są słabiej (technologia zmienia się co dwa lata, ale narzędzia wymagają upto 3 lat do nadrobienia zaległości), ponieważ tego wymaga nanometrów projektowania projektowania narzędzi, które umożliwiają projektantom, aby zobaczyć zdjęcie parasitics na koniec każdego dnia,
a nie na koniec kilka tygodni.Stąd rozwój kosztów będzie i to nie będzie (wszystkich) w kierunku produkcyjnego.90nm pozostaje wyzwaniem w zakresie zdolności produkcyjnych w obwodach dotyczy.

Teraz wydaje się, że innowacje w architektonicznych osiągając poziom jest zbyt ślepy zaułek, a tym samym nie ma paniki w boardrooms.Powiedz, że do 60 roku stare przekrzywiać (CEO) w stopniu w finansach.

Osobiście uważam, że następna fala komputerów byłoby optycznych komputerów, które zużywają dużo energii, ale zachowa konsumenta treadmill uruchomiony dla innej 20 lat, dając klientom 2x wzrost każdego roku.(gdy w rzeczywistości 20x wzrost będzie trywialne do osiągnięcia).Jako punkt odniesienia, można łatwo osiągnąć SATA 1.2 Gb
/ s i wiele wiele więcej z obecnie dostępnych technologii, ale widać nic ponad 150Mbps na dysku twardym na najbliższe 2 lata.Zapamiętaj 2x/year treadmill.
W 60 lat i jego stary przekrzywiać cronies chętnie ponownie.obraz!

Aktywna praca jest wykonywana w technologii optycznej, ponieważ spowodowałoby to usunięcie wzajemnych kapacytancji problem, ale wymaga całkowitej zmiany architektoniczne przetwórców / chipy (nie łatwe zadanie).Partia mikrofalowych / EM / analogowe projektowanie szans.

Innym przodu jest rozwój technologii biologiczne, na których nie jestem ekspertem.W dylemat choć jest oczywiste.Te procesora / EDA giganci mają niewielki lub żaden doświadczonych pracowników w dziedzinie biotechnologii i takie doświadczenia.I przedsiębiorstw biotechnologicznych mówi innym żargon, bez elektroniki doświadczenia.Byłoby natomiast przed fuzji miało miejsce i widzimy kilka maleńkich komputerach biologicznych.(20 lat komercyjnie)
Teraz powiedzieć, że do węża (CEO) i jego zarządu pasożytów.

Po 20 lat, wyeliminowania wirusów komputerowych, które będą wymagały spray coś na komputerze i gdy jesteś na to, można również spryskać CEO i jego pasożytów.

Lots of fun razy do przodu i ANALOGOWA projektowania będzie przetrwać.Byliśmy przesłuchanie tej cyfrowej bzdura 20 lat temu, a my będziemy trzymać przesłuchanie go.Dla biznesu stopnia posiadacza-niemy cronies, łatwiej jest miejscu długo wysp analogowych na rzeczy niezrozumiałe i nieoszczędne generowane automatycznie cyfrowy chip.W końcu, będą po prostu się do niego.
Ciao.

 
wszystkich jest to, aby zbliżyć się do:

analogowy / rf / mikrofalowa / milimetr fal.

funkcjonowały one na 40GB / s oraz 80 Gb / s wireline stuff, oraz 100-200GHz logiki czyni wygląd w nowym GaAs IC Sympozjum www.gaasic.org.

Zatem, jeśli możemy rynku masowego milimetr fali rzeczy, które można na nowy rynek.Ludzie już pracują nad 65GHz WLAN, jak gdyby obecny WLAN robi tak dobrze!

Myślę, że CMOS może Push to, 40GB / s na 90nm, ale po tym zapomnieć.

W pedulum będą powracać do bipolarnego od CMOS będą tak drogie.

INP HBT!

 
Istnieje wiele ukrytych czynników.(W dziedzinie lotnictwa najszybciej Airliner został złomowany, ponieważ po 30 lat okazał się nie być oszczędne. Ile osób 50 lat temu musiałaby prognozowano ciągłej nieograniczony wzrost w wielkości i szybkości samolotów pasażerskich?)

Podejrzewam, że po pewnym czasie do mechaniki kwantowej czynniki staną się inportant i wiele nieznanych warunków powstrzymać się od ciągłego wzrostu szybkości i spadku mocy wyciągnąć.Spróbuj, wyobrażając sobie, aby zdefiniować BJT beta, gdy podłoże jest tak mała, że zawiera on tylko jeden wolny opłat przewoźnika.

 
Istnieją pewne ukryte projektów pracy na uzupełniające bipolarnego dla logiki.Powodem jest to, że dwubiegunowy lub dyfuzji opłata sterowania, mają znacznie wyższy stosunek off i on.Mogłoby to być ultimative numer procesu nadchodzących pokoleń.

 
Nie są one dalekie od zmniejszenie podstawy dwubiegunowy, że daleko?

Widziałem prawie 1 TERAHERTZ odcięcia częstotliwości dla INP HBT's ...

Co ludzie myślą - będzie to milimetra fali rynku kiedykolwiek zdjąć?

To zniszczy wielu inżynierów - w zasadzie każdy będzie musiała ponownie uczyć się MMIC, RFIC i wiele microondas inżynierii do korby obecnie rzeczy, że wysokie, nie wspominając już się fizyków ..

40-120GB / s wireline i 65 GHz WLAN ...Kto by pomyślał

 
Analog jest zawsze.
jak u know moore'slaw działa powoli teraz.
analogowych wzoru dowodów się, że projekty w rzeczywistym świecie jest analogowa

 
Czy nie można zapoznać się z jednym z Razavi rozdziału książki?

 
Analog zawsze będzie istniał!

kiedy Digital Design pracuje z dużą prędkością, EDA narzędzie nie może im pomóc w rozwiązywaniu problemów, ale doświadczenia z projektowania analogowego.i później EDA narzędzi będą korzystać z tych rodzajów doświadczeń w celu poprawy ich APR narzędzia.

 

Welcome to EDABoard.com

Sponsor

Back
Top