P
Puppet1
Guest
Każdy myśli o tym?
----
Analog okiem ekspertów Prawo Moore'a
SAN DIEGO Panel analogowych i proces ekspertów patrzył na wyzwania stwarzane przez Moore'a ustawy i stwierdził, że coś's got to give.
Charlie Sodini z Massachusetts Institute of Technology otworzył Design Automation Conference panelu tu sketching jeden ponury obraz.Argumentując odrębne i nierówne traktowanie, Sodini powiedział "Integracja nie zawsze jest odpowiedź. Nie można nadal używać krzemu jako opakowania technologii."
Sodini dodaje, że niższe dostawy napięcia upoważnienia grzywny procesu geometriach wywierania presji na sygnał-szum wskaźników.Circuit projektantów odpowiedział poprzez zwiększenie mocy układów, więc odwrócenie korzyści skali.Ponadto powiedział, inżynierii bramy dielektrycznych materiałów jest stworzenie większej liczby miejsc pułapki,
co zwiększa zarówno 1 / f-biały szum.
Ponadto powiedział, wyciek został ograniczając rozdzielczość, tym bardziej, że dyskretnych
w czasie układów, które są oparte na założeniu, że możliwe jest do przechowywania opłat wydajnie."Running obwodu pomaga szybciej, ale jeszcze tego do zasilania dysków", powiedział."Jesteśmy stróżować 20 lat za przechowywanie obwodu projektowania technologii wyciek away."
IBM Tony Bonaccio nie kwestionuje problemów.W "projektowaniu chipów do masowej sprzedaży, a następnie być może 30 mln z jednej strony, musimy stawić czoła, że na rynku, integracji zawsze wygrywa" Bonaccio powiedział."Ale nie może nadążyć z Prawo Moore'a przez skalowanie naszych wzorów nie skalę. Musimy zachować przez innowacje".
Bonaccio powiedział, że oznacza agresywnie się funkcji z analogowych na cyfrowe."To, co będziemy musieli zrobić w przyszłości," Bonaccio zakończone."Minimalizuj liczbę analogowych komponentów i wykorzystanie relatywnie wolne cyfrowe stuff to naprawić się autocalibration, analogowy wbudowany siebie badania."
Ernesto Perea z ST Microelectronics laboratoriów badawczych, powiedział, że jest pesymistycznie o przyszłości, dodając, że bierne elementy, które wyznaczają minimalny rozmiar bloku analogowego nie skalę.Dlatego też zintegrowane analogowe niekoniecznie staje się droższe w geometriach spadku."Na dłuższą metę, to staje się niemożliwe," powiedział Perea.
Bob Pitts, Texas Instruments "90-nm platformę menedżer, dołączył Bonaccio w pozytywnym obozu."W TI, RF układów analogowych i kurczenie się w dziedzinie prawa, wraz z cyfrowym" Pitts powiedział."To nie jest skalowanie. It's architektonicznych innowacji, wykonane z systemu poziom w dół."
Pitts opisane partycjonowania decyzji projektantów systemu, nowych układów i proces adders przez odlewni inżynierów pracujących razem, aby osiągnąć cele, takie jak tzw single-chip cellphones.Powiedział TI architektury arsenału została rozszerzona do nich obejść.
TI'has przesunięte do kontroli i kalibracji układów analogowych z dedykowanego procesora ARM, powiedział.Podejście to zostało niedawno zmodernizowane do własności 64-bit RISC core że aktywnie dostosowuje Liniowość RF circuits.TI również na chipie, niska-drop-out (LDO) regulatorów napięcia precyzji i zmierza do LDO za blok architektury krytycznych RF i mieszanych sygnałów funkcji.
Na stronie procesu, Pitts powiedział wielu urządzeń wymaganych przez projektantów analogowych można dokonać bez dodatkowych masek."Niemal wolny jest koniecznością w naszym wielkości", powiedział.
Dodano profesor Uniwersytetu Stanforda Teresy Meng: "Jesteśmy za pomocą logiki obwody do kalibracji i poprawne układy analogowe. Ale z cyfrowym obwody tak dużo mniejsze i przy użyciu jednej dwudziestego moc, jutro będziemy się tylko pytanie, ilu tranzystorów analogowych musimy zachować na wszystkich ".
"Mamy do zakwestionowania tradycyjnego projektowania," Meng dodaje."Możemy zrobić samodzielnej kalibracji układów że stale prawidłowe zakłóceń. Przybiera nowe topologiach cyfrowych i nowych algorytmów przetwarzania sygnałów do celów statystycznych. Ale to przyszłość analogowych.
----
Analog okiem ekspertów Prawo Moore'a
SAN DIEGO Panel analogowych i proces ekspertów patrzył na wyzwania stwarzane przez Moore'a ustawy i stwierdził, że coś's got to give.
Charlie Sodini z Massachusetts Institute of Technology otworzył Design Automation Conference panelu tu sketching jeden ponury obraz.Argumentując odrębne i nierówne traktowanie, Sodini powiedział "Integracja nie zawsze jest odpowiedź. Nie można nadal używać krzemu jako opakowania technologii."
Sodini dodaje, że niższe dostawy napięcia upoważnienia grzywny procesu geometriach wywierania presji na sygnał-szum wskaźników.Circuit projektantów odpowiedział poprzez zwiększenie mocy układów, więc odwrócenie korzyści skali.Ponadto powiedział, inżynierii bramy dielektrycznych materiałów jest stworzenie większej liczby miejsc pułapki,
co zwiększa zarówno 1 / f-biały szum.
Ponadto powiedział, wyciek został ograniczając rozdzielczość, tym bardziej, że dyskretnych
w czasie układów, które są oparte na założeniu, że możliwe jest do przechowywania opłat wydajnie."Running obwodu pomaga szybciej, ale jeszcze tego do zasilania dysków", powiedział."Jesteśmy stróżować 20 lat za przechowywanie obwodu projektowania technologii wyciek away."
IBM Tony Bonaccio nie kwestionuje problemów.W "projektowaniu chipów do masowej sprzedaży, a następnie być może 30 mln z jednej strony, musimy stawić czoła, że na rynku, integracji zawsze wygrywa" Bonaccio powiedział."Ale nie może nadążyć z Prawo Moore'a przez skalowanie naszych wzorów nie skalę. Musimy zachować przez innowacje".
Bonaccio powiedział, że oznacza agresywnie się funkcji z analogowych na cyfrowe."To, co będziemy musieli zrobić w przyszłości," Bonaccio zakończone."Minimalizuj liczbę analogowych komponentów i wykorzystanie relatywnie wolne cyfrowe stuff to naprawić się autocalibration, analogowy wbudowany siebie badania."
Ernesto Perea z ST Microelectronics laboratoriów badawczych, powiedział, że jest pesymistycznie o przyszłości, dodając, że bierne elementy, które wyznaczają minimalny rozmiar bloku analogowego nie skalę.Dlatego też zintegrowane analogowe niekoniecznie staje się droższe w geometriach spadku."Na dłuższą metę, to staje się niemożliwe," powiedział Perea.
Bob Pitts, Texas Instruments "90-nm platformę menedżer, dołączył Bonaccio w pozytywnym obozu."W TI, RF układów analogowych i kurczenie się w dziedzinie prawa, wraz z cyfrowym" Pitts powiedział."To nie jest skalowanie. It's architektonicznych innowacji, wykonane z systemu poziom w dół."
Pitts opisane partycjonowania decyzji projektantów systemu, nowych układów i proces adders przez odlewni inżynierów pracujących razem, aby osiągnąć cele, takie jak tzw single-chip cellphones.Powiedział TI architektury arsenału została rozszerzona do nich obejść.
TI'has przesunięte do kontroli i kalibracji układów analogowych z dedykowanego procesora ARM, powiedział.Podejście to zostało niedawno zmodernizowane do własności 64-bit RISC core że aktywnie dostosowuje Liniowość RF circuits.TI również na chipie, niska-drop-out (LDO) regulatorów napięcia precyzji i zmierza do LDO za blok architektury krytycznych RF i mieszanych sygnałów funkcji.
Na stronie procesu, Pitts powiedział wielu urządzeń wymaganych przez projektantów analogowych można dokonać bez dodatkowych masek."Niemal wolny jest koniecznością w naszym wielkości", powiedział.
Dodano profesor Uniwersytetu Stanforda Teresy Meng: "Jesteśmy za pomocą logiki obwody do kalibracji i poprawne układy analogowe. Ale z cyfrowym obwody tak dużo mniejsze i przy użyciu jednej dwudziestego moc, jutro będziemy się tylko pytanie, ilu tranzystorów analogowych musimy zachować na wszystkich ".
"Mamy do zakwestionowania tradycyjnego projektowania," Meng dodaje."Możemy zrobić samodzielnej kalibracji układów że stale prawidłowe zakłóceń. Przybiera nowe topologiach cyfrowych i nowych algorytmów przetwarzania sygnałów do celów statystycznych. Ale to przyszłość analogowych.