Burnt FPGA?

P

Pobyms

Guest
Staram się program FPGA z laptopem i byteblaster altera II kabla (i qu (at) oprogramowanie RTU altera pobrać z witryny).Mam zaprogramowane niektóre z nich wcześniej (wczoraj) z tego samego sprzętu, ale dziś myślę, że spalona 3 FPGA.Oprogramowania nie można wykryć ich, a oni się naprawdę gorąco z 5V zasilanie.

Ja testowałem dwa różne PCB, ale nie wydaje się problemem (zarówno FPGA są teraz niewykrywalne).

Czy uważasz, że mogą być "powrócić do życia"?Może problem jest w kablu?
Wszelkie podobne doświadczenia?Thanks in advance

 
To zależy od problemu.Może to być projekt płytki.Na pewno, jeśli się gorąco, to znak kłopotów.

Upewnij się, że szpilki moc uzyskania odpowiedniego napięcia.Nie kładź 5V na chipie jeśli tylko wsparcie 3.3V/2.5V/1.8V/1.2V ...

 
Sprawdziłem napięcia i były OK.Myślę, że to nie jest problem, ponieważ pokładzie jednej z desek pracowali przez wiele dni (jeden inny był nowy).

FPGA się naprawdę gorąco (szczególnie jedną z nich), zużycie energii może być bardzo wysoki.

Dziękuję za odpowiedź, Big Boy.

 
FPGA są programowane przez JTAG lub prom seryjny.?
Jeśli szeregowy prom, usuń ją i Repower pokładzie.FPGA powinna być pusta i uruchomić cool wszystkie OI skonfigurowane jako wejścia.
Jeśli przez JTAG, moc na pokładzie, ale nie wolno go zaprogramować.FPGA powinny być chłodne.
Jeśli FPGA jest gorące, kiedy na pewno jest nieskonfigurowany, to najprawdopodobniej źle.
Jeśli FPGA jest zimno, kiedy jest zaliczana do nieskonfigurowany, to najprawdopodobniej błąd w konfiguracji wewnętrznej logiki, która jest tieing wyjścia do masy.

Jedna rzecz, która może zabić FPGA szybciej niż cokolwiek jest ujemne napięcie na pin.Włącza diody ochrony i będą one bezpiecznik do zwarcia bardzo szybko.I smażone niektórych Xilinx jak to kilka lat temu, zanim przeprojektowany pokładzie.

Aby sprawdzić, czy smażone FPGA poprzez zwarcie diody ochrony podjąć dobre wyżywienie i zmierz oporność całej władzy szyn do podłoża.Powtórz tę czynność dla złych pokładzie.Jeśli uważasz, że złe płyty mają o wiele niższą odporność to są smażone.Zaciski zasilania rdzenia FPGA dostaw są dość niskie opory te dni.Niektóre Xilinx wzorów i mierzone są w przedziale 20 omów.Jednak żaden z nich zero omów.Blisko zero omów jest złe FPGA.

Jeżeli korzystasz z komputera przenośnego bajt konfiguracji Blaster, chciałbym związać laptopa, a następnie na płycie systemowej zarówno do uziemienia przed podłączanie kabli.Laptopy z powodu są przenośne, mają zazwyczaj pływające podwozia, które mogą wprowadzić niebezpieczne negatywne napięcie.

--- Steve

 
W ogólnym przypadku urządzeń programowania w obwodzie stosowania V do styków podczas zasilania do urządzenia jest wyłączony jest złe.

 
Używam byteblaster kabla II do programu FPGA.Jest podłączony do portu równoległego komputera przenośnego (zrobiłem to samo z komputera i pozostaje problem) i złącze JTAG na pokładzie.

Problemem jest ten:
- I program FPGA bez problemu.
- Wtedy FPGA nie działa prawidłowo, ale robi się gorąco.
- Gdyby spróbować ponownie program, program nie może go znaleźć.Staram się znaleźć przyczyny i myślę, że może to być kabel USB lub moduł, którego używam do FPGA połączyć z komputerem.(Mam ten sam problem z dwóch różnych modeli FPGA i deski, ale używają tego samego kabla USB oraz moduł modelu).

 
Jeżeli plik nieco FPGA ma wyjścia zdefiniowane na fizyczne szpilki, które związane są wysokie lub niskie, jako VCC lub GND, nie będzie magistrali co spowoduje przegrzanie urządzenia.Jeśli wystarczająca liczba tych IOBs są ładowane w ten sposób, że to może zniszczyć FPGA.
Wziąłbym nie pokładzie i nowy zarząd i porównać odczyty oporu we wszystkich zasilania piny podłączone do urządzenia.Jeśli źle FPGA było smażone wewnętrznie, to widać różnicy w kontroli ruchu oporu.

Are you 100% pewność, że ładujesz odpowiedni plik bit?Wydawałoby się, że te pliki są trochę błędów sprawdzone przez FPGA, ale nie całkiem.Kilka lat temu mieliśmy sytuację, w której FPGA spotkałaby się niezwykle gorący po incircuit przeprogramowania.Ostatecznie ustalono, że z powodu błędu oprogramowania, FPGA był ładowany z pliku bit część przełącznika cross-bar, który był na pokładzie.Błędny plik nieco może oznaczać ogromne ciepło.

Proponowałbym generujące bardzo prostej konstrukcji i tylko jedno wyjście, które błysnęły LED, lub przełączyć jeden pin wyjściowy.Wczytaj ten projekt niezwykle ograniczone do części i sprawdzić, czy działa.Może to być na swoim płyty i kabla JTAG.Po wykonaniu tej pracy, wrócić i rozpocząć debugowanie pełnego projektu.

Wreszcie, czy na pewno można FPGA firmy Altera?Mieliśmy producenci starają się pośliznąć się z nami "szary rynek" Xilinx FPGA.Są to albo odrzuca fabryki, które zostały przemycone z fabs, a czasem podróbki bezpośrednich.Po walce z wielu dziwnych problemów, teraz popyt, że monterzy pokładzie kupić FPGA i CPLD tylko z naszego zatwierdzony dystrybutora.

 

Welcome to EDABoard.com

Sponsor

Back
Top