Assura RCX Problem

S

suederb

Guest
Cześć,
Mam problem w sposób Assura RC ekstrakcji.Kiedy skończyłem układ
i nie wydobycia RC, znalazłem tam była duża pojemność między
wejścia i wyjścia.
Pomyślałem, że może to być jakieś nieporozumienie przy ustalaniu środowiska.

Schemat i układ są pokazane poniżej.
Czy ktoś może mi pomóc rozwiązać ten problem?

thanks ~

Netlist
. GLOBAL AVDD AGND
*
. Sch_trig SUBCKT IN OUT
*
*
* Caps2d wersji: 9
*
*
* TRANZYSTOR CARDS
*
*
MN1 net050 OUT AVDD AGND lkan L = 0.18UW = 0.6U
AD = 0.204P AS = 0.204P PD = PS 1.88U = 1.88U
SB = 3.4e-07 sa = 3.4e-07 nrs = 0,566667 = 0,566667 NRD model = "lkan" fw = 6e-07
MN0 net050 W AGND AGND lkan L 1U = W = 0.3U
AD = 0.102P AS = 0.102P PD = PS 1.28U = 1.28U
SB = 3.4e-07 sa = 3.4e-07 nrs = 1,13333 nrd = 1,13333 model = "lkan" fw = 3e-07
MN16 OUT IN net050 AGND lkan L = 0.5UW = 5U
AD = 1.7P AS = 1.7P PD = PS 10.68U = 10.68U
SB = 3.4e-07 sa = 3.4e-07 nrs = 0,068 nrd = 0,068 model = "lkan" fw = 5e-06
MP0 net043 W AVDD AVDD pch L 1U = W = 0.3U
AD = 0.102P AS = 0.102P PD = PS 1.28U = 1.28U
SB = 3.4e-07 sa = 3.4e-07 nrs = 1,13333 nrd = 1,13333 model = "PCH" fw = 3e-07
MP1 AGND OUT net043 AVDD pch L = 0.18UW = 0.75U
AD = 0.255P AS = 0.255P PD = PS 2.18U = 2.18U
SB = 3.4e-07 sa = 3.4e-07 nrs = 0,453333 = 0,453333 NRD model = "PCH" fw = 7.5e-07
MP13 OUT IN net043 AVDD pch L = 0.5UW = 3.5U
AD = 1.19P AS = 1.19P PD = PS 7.68U = 7.68U
SB = 3.4e-07 sa = 3.4e-07 nrs = 0,0971429 nrd = 0,0971429 model = "PCH" fw = 3.5e-06
*
*
* KONDENSATOR CARDS
*
*
C1 W AVDD 2.352E-16
C2 OUT AVDD 2.334E-16
C3 net050 AVDD 4.504E-17
C4 net043 AVDD 1.131E-16
C5 IN OUT 1.505E-01
C6 W net050 2.334E-16
C7 W net043 2.015E-16
C8 OUT net050 3.280E-16
C9 OUT net043 2.733E-16
C10 AVDD AGND 1.804E-15
C11 W AGND 5.417E-16
C12 OUT AGND 5.026E-16
C13 net050 AGND 1.235E-16
C14 net043 AGND 5.323E-17
*
*
. ENDS sch_trig
*

 
Sprawdź p2lvsfile, może być konieczne ponowne zdefiniowanie warstwy blokującej.Chciałbym zapytać moich prof lub kogoś, kto zna rytm tam.

Srivats

 
Dzięki,
Mam patrzył p2lvs pliku.
Plik ten określa odporność na arkusz blachy X.
Nie zawiera żadnych informacji na temat blokowania.

przykład
pro_layer = metal1 ext_layer = metal1 sheet_res = (0.0988,0.175) (0.0942,0.3739) (0.0917,0.6939) (0.0907,1.014);

Poza tym, jest to proces TSMC ,13 um 1P8M CMOS.
Czy istnieje ktoś wystąpi ten sam problem?

 

Welcome to EDABoard.com

Sponsor

Back
Top